Intel正在打造基于Xe架構的獨立顯卡產(chǎn)品,首款開發(fā)樣卡DG1我們已經(jīng)見過,不過定位較為入門,主要面向1080P網(wǎng)游。
日前,老外從Inel Iris Plus的開源編程文檔中發(fā)現(xiàn)了DG2的蛛絲馬跡,它基于Xe_HP打造,HP是High Performance(高性能)的縮寫,與DG1的Xe_LP(Low Power)核心截然不同。
驅動文檔似乎還暗示了DG2的EU單元(相當于NVIDIA SM流處理器集群)配置信息,如下:
- iDG2HP512 = “Intel(R) UHD Graphics, Gen12 HP DG2” “gfx-driver-ci-master-2624”
- iDG2HP256 = “Intel(R) UHD Graphics, Gen12 HP DG2” “gfx-driver-ci-master-2624”
- iDG2HP128 = “Intel(R) UHD Graphics, Gen12 HP DG2” “gfx-driver-ci-master-2624”
簡單翻譯下,DG2設計了三種EU規(guī)模,分別是128個、256個和512個。此前,DG1配置了96個EU,單精度浮點2~3TFlops。結合此次又是高能核心,512 EU的DG2顯卡摸到10~15TFLOPS難度不大。
早先有爆料稱,Xe_HP的每組EU中有8顆流處理器,所以512 EU可換算為4096顆流處理器。另外,Xe_HP支持MCM,最大4芯,也就是16384顆流處理器。
這樣解釋就說通了,不論是游戲顯卡還是性能密度更極限的數(shù)據(jù)中心加速卡,Xe架構都能支撐。
如此的實力,況且又基于Intel 7nm EUV工藝打造,消費級領域叫板NVIDA Ampere、AMD RDNA2/CDNA應該不成問題。

特別提醒:本網(wǎng)內(nèi)容轉載自其他媒體,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點。其原創(chuàng)性以及文中陳述文字和內(nèi)容未經(jīng)本站證實,對本文以及其中全部或者部分內(nèi)容、文字的真實性、完整性、及時性本站不作任何保證或承諾,并請自行核實相關內(nèi)容。本站不承擔此類作品侵權行為的直接責任及連帶責任。如若本網(wǎng)有任何內(nèi)容侵犯您的權益,請及時聯(lián)系我們,本站將會在24小時內(nèi)處理完畢。