基于7nm Zen2架構的AMD產品家族的布局接近圓滿,它們在市場上也取得不俗反響。
經發(fā)燒友挖掘,銳龍CPU內核的更多技術細節(jié)曝光在我們面前。
基于Fitzchens Fitz的裸片透視,工程師Nemez用彩圖的形式將“Matisse(對應銳龍3000 CPU)”和“Rome(對應第二代EPYC霄龍)”中IO芯片的“五臟六腑”給標記了出來。

圖為Matisse
這里簡單解釋下,銳龍3000 CPU、EPYC 2霄龍采取的都是CCD+I/O Die的封裝方式,一個CCD對應8核Zen2,而I/O裸片采用14nm工藝打造,CCD的結構,AMD官方有公布,這里繪制的是I/O Die“彩超”。

圖為Rome
以“Matisse”為例,I/O裸片中擁有兩個x16 SerDes主控(可同時管理PCIe、SATA、USB 3等接口)、一個I/O根核心、兩個x16 SerDes物理層等。
對比“Rome”,x16 SerDes主控多達8個,而三代銳龍線程撕裂者(Castle Peak)則屏蔽了其中4個,對于消費者來說,這也就是三代撕裂者限制為四通道內存的根本原因。

特別提醒:本網內容轉載自其他媒體,目的在于傳遞更多信息,并不代表本網贊同其觀點。其原創(chuàng)性以及文中陳述文字和內容未經本站證實,對本文以及其中全部或者部分內容、文字的真實性、完整性、及時性本站不作任何保證或承諾,并請自行核實相關內容。本站不承擔此類作品侵權行為的直接責任及連帶責任。如若本網有任何內容侵犯您的權益,請及時聯系我們,本站將會在24小時內處理完畢。